×

猎聘温馨提示:用人单位发布虚假招聘广告信息,或者以各种名义向求职者收取费用( 如培训费、 体检费、 资料费、 置装费、 押金等),均属于违法行为,一经发现,请立即 举报

数字电路设计工程师

莱迪思半导体

36-48万 5天内反馈

上海-闵行区

硕士及以上 3年以上 普通话 年龄不限
数字电路设计工程师 莱迪思半导体

36-48万 领导好 技能培训 岗位晋升

我感兴趣 请联系我
更多
  • 领导好
  • 技能培训
  • 岗位晋升
  • 发展空间大

职位描述:

工作职责
根据产品需求和芯片规格书完成模块级别的设计规格书
独立实现模块的设计和仿真
负责RTL Synthesis,Lint check以及CDC check
为芯片级别的STA,DFT以及P&R提供支持
支持顶层仿真,验证以及后仿真
支持硬件仿真,芯片测试及应用
撰写设计文档以及设计报告
任职要求
五年左右数字前端设计经验
电子工程或相关专业硕士研究生及以上学历
在计算机,通讯,数字电路处理等领域有较好的基础知识;
能够分析需求,给出较好的实现方案;
理解整个数字前端设计流程;
熟练使用Verilog实现RTL及高层建模;
能够建立测试环境进行模块级别的仿真和debug;
理解时序约束并能够修复时序问题
有Synthesis或STA的实际经验
良好的沟通能力,熟练使用英语进行读写和交流
微信分享

职位透镜:

您与该职位的匹配度?

经验分布(年)

学历分布

登录 查看职位竞争力分析

其他信息:

  • 所属部门:
  • 专业要求:
  • 汇报对象:
  • 下属人数:

企业介绍:

莱迪思半导体公司是从事世界上最先进的超大规模可编程逻辑器件及相应的EDA软件系统的研究、设计、开发、生产的专业公司之一,是在系统可编程技术(In System Programmability,简称ISP)及器件的发明者和供应商,是世界上三大可编程逻辑器件供应商之一。

莱迪思半导体公司提供业界最广范围的可编程逻辑器件(PLD),包括:现场可编程门列阵(FPGA)、复杂的可编程逻辑器件(CPLD)、混合信号电源管理器、时钟发生器件。莱迪思还提供业界领先的SERDES产品。

莱迪思不断地以针对系统设计的全方位的解决方案来为其客户提供最多最棒的东西,包括无以伦比的高性能、非易失、低成本的FPGA产品线。

莱迪思通过一个分布广泛的独立销售代理和分销商网络,把产品销往全世界,其产品主要针对通讯、计算机、工业、消费品、汽车、医疗和军事领域终端市场的OEM客户。

上海莱迪思半导体有限公司是美国莱迪思半导体公司于1993年6月经中国政府批准在上海独资建立的设计开发中心,拥有世界一流的设备和工作环境。公司员工大多数具有硕士以上学位或高级职称。公司主要从事世界一流FPGA、CPLD器件及相应电子设计自动化软件(EDA Software)的设计开发,并向中国大陆以及亚洲其他国家与地区的莱迪思用户提供技术应用支持、培训和咨询服务。

在猎聘网完善简历
即有机会被企业HR和猎头推荐应聘

可能感兴趣的职位:

  • 注册时间:1993年05月
  • 注册资本:2070.3万人民币元
  • 经营期限:1993年05月11日-2043年05月10日
  • 经营范围:从事研究、设计和开发半导体、驱动可编程逻辑集成电路,电子设计自动化及其他软件(包括中间试验),转让自研成果,数字音视频及多媒体设备等相关产品的测试,并提供相关的技术支持与技术咨询服务。市场营销策划咨询,商务信息咨询。【依法须经批准的项目,经相关部门批准后方可开展经营活动】

查看更多

职位发布者

徐女士

莱迪思半导体

立即沟通

更多>>该企业其他相似职位

订阅高薪职位

微信订阅职位

扫描二维码订阅高薪职位或在微信公众账号中搜索“猎聘网”